高速比较器论文_朱伟

导读:本文包含了高速比较器论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:频率计,美利坚合众国,功率放大器,主从,增益,放大器,开关电源。

高速比较器论文文献综述

朱伟[1](2019)在《基于轨至轨高速比较器的频率计设计与实现》一文中研究指出本文设计了一种基于轨至轨高速比较器TLV3501和STC8A8K16S4A12单片机为核心的频率计,利用高精度时钟源和软件数字滤波等措施,能在较宽的幅值和频率范围内实现正弦输入信号的精确测频。通过实验测试,频率计可以测量10Khz~14Mhz,100mVrms~20Vrms正弦波信号的频率,相对误差的绝对值不大于0.5‰。该设计具有结构简单,测量精度高,测量范围宽,实现成本低的特点。(本文来源于《电子技术与软件工程》期刊2019年07期)

熊召新[2](2017)在《高速比较器的设计机理研究》一文中研究指出针对高速比较器,定性分析了影响比较器速度的因素,探讨了在设计预放大锁存比较器时,如何调整前置放大器增益大小及减小比较器延时,定量给出比较器的前置放大器的增益及延时时间。最后基于VIS 0.4μm BCD工艺,使用Hspice进行了电路仿真分析,仿真结果验证了理论分析的正确性。(本文来源于《陕西理工大学学报(自然科学版)》期刊2017年06期)

杨远田,王丹[3](2012)在《适用于D类音频功放的PWM高速比较器设计》一文中研究指出设计了一种应用于CMOS D类音频功率放大器的PWM高速比较器。输入级为Rail-to-Rail结构,中间级由锁存器和自偏置差分放大器组成,输出级为反相器结构。由于采用了锁存器和自偏置放大器结构,比较器可以在很短的时间内驱动大电容,满足后续电路对驱动能力的要求。基于CSMC 0.5μm CMOS工艺的BSIM3V3Spice模型,采用Hspice对PWM比较器进行仿真。结果表明,在典型模型下,比较器的电源抑制比为56dB,直流开环增益为45dB,输入共模范围(ICMR)为-0.19~4.93V,传输延时为15ns。(本文来源于《微电子学》期刊2012年06期)

唐宁,孙伊帆,赵荣建[4](2012)在《用于Bang-Bang模式开关电源的高速比较器的设计》一文中研究指出比较器是Bang-Bang控制模式开关电源的核心模块。由于Bang-Bang控制模式开关电源的开关频率很高,因此对比较器的速度要求很高。通过对输入信号进行预放大,采用轨对轨的结构,实现了对比较器时延的优化。基于0.18μm工艺,利用Cadence软件,对比较器电路进行仿真验证及版图设计,上升和下降时延都小于2ns,性能较好。(本文来源于《微电子学》期刊2012年04期)

陈天佐,吴玉平,陈岚[5](2012)在《基于0.18μm SiGe BiCMOS工艺的高速比较器分析与设计》一文中研究指出基于预放大正反馈锁存比较理论,给出了一种8bit 8Gs/s高速比较器的设计.该比较器采用预放大器结构以提高分辨率、加快比较过程,采用主从锁存器降低亚稳态发生概率,采用输出缓冲器改善输出波形、提供测试接口;在HHNEC 0.18μm SiGe BiCMOS工艺下,采用Cadence Spectre进行仿真,结果显示,该比较器精度为4mV,输出摆幅±300mV,锁存时间37ps,过驱动恢复时间22ps,功耗约57mW,表现出良好的性能.(本文来源于《微电子学与计算机》期刊2012年07期)

王永禄,冉建桥,裴金亮,张正平[6](2007)在《一种新型输入失调消除高速比较器》一文中研究指出介绍了一种新型的高速BiCMOS比较锁存器,提出了一种先进的输入失调消除方法,完全实现了输入失调消除。对该比较器的电路结构、增益、带宽、输入失调消除原理和锁存时间常数进行了分析,并利用0.35μm BiCMOS工艺提供的器件模型进行了仿真。在500 MHz时钟频率下,比较器精度达到了100μV;电源电压3.3 V时,电流仅为0.3 mA。该比较器已成功用于一种250 MSPS 8位A/D转换器中,得到了比较满意的效果;该器件还可用于12位以下的A/D转换器电路。(本文来源于《微电子学》期刊2007年04期)

[7](2007)在《美国国家半导体推出低功率高速比较器系列》一文中研究指出近日着名的高性能模拟信号路径产品供应商美国国家半导体公司(National Semiconductor Corporation)(美国纽约证券交易所上市代号:NSM)宣布推出一款低功(本文来源于《电子技术应用》期刊2007年06期)

[8](2007)在《美国国家半导体推出一款传播延迟不超过1纳秒(ns)的高速比较器系列》一文中研究指出美国国家半导体公司(National Semiconductor Corporation)宣布推出一款业界最低功率(典型值为21mA)而传播延迟时间不超过1纳秒(700ps)的双通道比较器。新推出的这款LMH7322双通道比较器与LMH7220单通道比较器是美国国家半导体单、双及4通道高速比较器系列的两个不同型号。这两款比较器与其它(本文来源于《电子与电脑》期刊2007年05期)

杨文荣,王加东[9](2007)在《流水线ADC中高速比较器的设计和分析》一文中研究指出设计了一个高速电压比较器,比较器由前置放大器和带复位端的动态比较器组成。采用charted公司的0.35um/3.3v模型,通过CADENCE进行模拟仿真,电路获得了高速、高分辨率的特性。在100Ms/s的工作频率下电路消耗0.29mw的功耗,并且具有6.5mv的低失调电压。因此,该电压比较器可适用于流水线ADC。(本文来源于《微计算机信息》期刊2007年14期)

[10](2007)在《最低功率而传播延迟不超过1ns的高速比较器》一文中研究指出美国国家半导体公司(National Semiconductor Corporation),宣布推出一款业界最低功率(典型值为21mA)而传播延迟时间不超过1纳秒(700ps)的双通道比较器。新推出的这款LMH7322双通道比较器与LMH7220单通道比较器是美国国家半导(本文来源于《电源世界》期刊2007年05期)

高速比较器论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

针对高速比较器,定性分析了影响比较器速度的因素,探讨了在设计预放大锁存比较器时,如何调整前置放大器增益大小及减小比较器延时,定量给出比较器的前置放大器的增益及延时时间。最后基于VIS 0.4μm BCD工艺,使用Hspice进行了电路仿真分析,仿真结果验证了理论分析的正确性。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

高速比较器论文参考文献

[1].朱伟.基于轨至轨高速比较器的频率计设计与实现[J].电子技术与软件工程.2019

[2].熊召新.高速比较器的设计机理研究[J].陕西理工大学学报(自然科学版).2017

[3].杨远田,王丹.适用于D类音频功放的PWM高速比较器设计[J].微电子学.2012

[4].唐宁,孙伊帆,赵荣建.用于Bang-Bang模式开关电源的高速比较器的设计[J].微电子学.2012

[5].陈天佐,吴玉平,陈岚.基于0.18μmSiGeBiCMOS工艺的高速比较器分析与设计[J].微电子学与计算机.2012

[6].王永禄,冉建桥,裴金亮,张正平.一种新型输入失调消除高速比较器[J].微电子学.2007

[7]..美国国家半导体推出低功率高速比较器系列[J].电子技术应用.2007

[8]..美国国家半导体推出一款传播延迟不超过1纳秒(ns)的高速比较器系列[J].电子与电脑.2007

[9].杨文荣,王加东.流水线ADC中高速比较器的设计和分析[J].微计算机信息.2007

[10]..最低功率而传播延迟不超过1ns的高速比较器[J].电源世界.2007

论文知识图

采样保持电路参考方波波形开关过程仿真波形图不同调制模式下模拟输入输出波形及共...新的叁态调制ClassD功放输出级Patric...2PWM高速比较器整体电路结构F...

标签:;  ;  ;  ;  ;  ;  ;  

高速比较器论文_朱伟
下载Doc文档

猜你喜欢