高速数字集成电路论文_贾谦,张瑞,张涛,尹萍

导读:本文包含了高速数字集成电路论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:集成电路,数字,传输线,沟道,拉普拉斯,蝶形,等效电路。

高速数字集成电路论文文献综述

贾谦,张瑞,张涛,尹萍[1](2019)在《高速数字集成电路ATE测试中的信道损耗补偿》一文中研究指出在高速数字集成电路的测试过程中,自动测试机台ATE和测试夹具扮演了非常重要的角色。由ATE脚端界面电路带宽限制和测试夹具损耗所形成的信道损耗对测试结果的准确性有重大影响。在本文中笔者针对两种信道损耗补偿的方法——去嵌和均衡,进行了研究并给出一些应用实例和结果。集成电路测试是整个集成电路生产制造流程中非常重要的一环,对于数据速率高达几十Gbps的高速数(本文来源于《电子世界》期刊2019年03期)

李军求,吴京燕[2](2009)在《基于Verigy93000的高速数字集成电路测试》一文中研究指出主要介绍了当前高速数字信号测试中的一些处理方法,依据这些处理方法,阐述了如何在Verigy93000机台上进行高速数字集成电路器件的测试。(本文来源于《信息技术与标准化》期刊2009年Z1期)

刘湘梅[3](2006)在《数字信号处理中高速专用集成电路的设计研究》一文中研究指出本文主要研究高速专用数字信号处理器的ASIC实现方法,涉及到数字信号处理算法、并行处理的体系与策略、ASIC设计及工艺技术等诸多学科与技术的交叉应用。并以在宽带雷达、SAR成像技术、干扰分析、目标识别等领域中广泛使用的快速傅里叶变换(FFT)处理技术为突破口,对进行专用高速FFT处理器的ASIC设计时必须考虑的流水线、并行处理的方式进行了深入细致的研究,研制出了满足产品需求的FFT专用处理芯片。并结合FFT的应用,给出采用该FFT核所构成的实时高速多波形数字脉冲压缩芯片的实现方法。该芯片的成功研制使我们加快芯片国产化进程,突破国外对我们的技术封锁等方面均有十分现实的意义。 首先,本文介绍了集成电路的发展、特点和设计流程。然后详细介绍了FFT的原理和各种算法。在此基础上,本文又分析了符合硬件特点的FFT处理器的设计原则,并给出了FFT/数字脉冲压缩双核芯片的详细设计方法。(本文来源于《南京理工大学》期刊2006-05-08)

李永强[4](2005)在《高速数字集成电路电源退耦网络设计》一文中研究指出本文介绍了高速数字集成电路的电源退耦网络设计原理,针对具体问题给出了相应的解决办法,对实际工作具有参考价值。本文的设计方法根据需要放置种类、数目和位置都恰当的退耦电容,避免了盲目放置任意个数的退耦电容。(本文来源于《电子产品世界》期刊2005年18期)

朱震海,洪伟[5](1996)在《高速高密度数字集成电路中的互连效应分析软件——Emulator》一文中研究指出本文介绍了一种用于分析高速高密度数字集成电路中的互连结构对所传输信号产生的影响的软件——Emulator.互连结构的电磁参数提取采用直线法,引入了等效传输线的概念,因此可以方便地分析具有任意层介质和任意根导体的多层互连结构.在提取电磁参数的基础上,采用双重波形松驰法计算了端接非线性负载时互连的瞬态响应.对一个集成电路中多层互连结构的分析结果表明,Emulator具有准确、使用方便和计算效率高等优点.有较强的实用价值.(本文来源于《微波学报》期刊1996年02期)

戚颂新,李志能[6](1992)在《时域分析高速数字集成电路传输线的新方法》一文中研究指出本文首次把波形松驰迭代法和拉普拉斯变换相结合,提出了时域分析高速数字集成电路传输线的新方法。这种方法计算量小,适用范围广;实例表明,计算结果精确和稳定。(本文来源于《系统工程与电子技术》期刊1992年08期)

戚颂新,杨铨让[7](1992)在《高速数字集成电路互连线的时域分析》一文中研究指出本文首次把波形松驰迭代法和拉普拉斯数值变换相结合,提出了一种分析具有线性终端的耦合互连传输线的新方法。与其它方法相比,这种方法分析简单,计算量小,适用范围广,更加可靠和有效。(本文来源于《微波学报》期刊1992年02期)

梁山,邓先灿[8](1985)在《电容前馈的GaAs高速数字集成电路》一文中研究指出本文给出了一个能满意地模拟 GaAs MESFET I-V 特性的器件沟道电流数学模型;编写了 GaAs 数字电路专用分析程序“TRANP”;对具有不同容值的 GaAs 电容前馈静态逻辑电路(FFSL 电路)进行了计算机模拟与实际电路制作,均表明电路中的前馈电容能减小电路的传输延迟时间;由实际制作的 GaAs FFSL 电路11级环型振荡器得到了单门传输延迟53.4ps的结果。(本文来源于《半导体情报》期刊1985年04期)

何小艇[9](1984)在《高速数字集成电路互连的暂态分析》一文中研究指出本文介绍了数字信号在数字集成电路间传输的暂态过程的各种分析方法,其中包括反射系数法及图介法,指出了它们的局限性。作者在本文中提出了瞬时值等效电路及其改进电路,用这种等效电路计算了传输线迟延时间与高速数字集成电路响应时间相当情况下的暂态过程,并指出了它的优缺点。介绍了有关高速数字集成电路互连问题当前的研究动向。(本文来源于《浙江大学学报》期刊1984年03期)

唐明道[10](1984)在《STTL甚高速数字集成电路》一文中研究指出STTL是肖特基势垒二极管抗饱和的晶体管耦合逻辑电路,是在标准TTL电路向高速发展而派生出来的一个新型系列。门的典型传输延迟时间为3ns,触发器的翻转频率可达125MHz。它和标准TTL、(本文来源于《电子技术应用》期刊1984年03期)

高速数字集成电路论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

主要介绍了当前高速数字信号测试中的一些处理方法,依据这些处理方法,阐述了如何在Verigy93000机台上进行高速数字集成电路器件的测试。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

高速数字集成电路论文参考文献

[1].贾谦,张瑞,张涛,尹萍.高速数字集成电路ATE测试中的信道损耗补偿[J].电子世界.2019

[2].李军求,吴京燕.基于Verigy93000的高速数字集成电路测试[J].信息技术与标准化.2009

[3].刘湘梅.数字信号处理中高速专用集成电路的设计研究[D].南京理工大学.2006

[4].李永强.高速数字集成电路电源退耦网络设计[J].电子产品世界.2005

[5].朱震海,洪伟.高速高密度数字集成电路中的互连效应分析软件——Emulator[J].微波学报.1996

[6].戚颂新,李志能.时域分析高速数字集成电路传输线的新方法[J].系统工程与电子技术.1992

[7].戚颂新,杨铨让.高速数字集成电路互连线的时域分析[J].微波学报.1992

[8].梁山,邓先灿.电容前馈的GaAs高速数字集成电路[J].半导体情报.1985

[9].何小艇.高速数字集成电路互连的暂态分析[J].浙江大学学报.1984

[10].唐明道.STTL甚高速数字集成电路[J].电子技术应用.1984

论文知识图

TTL与非门-图1.1.8-86 ECL基本门电路TTL与非门-图1.1.8-85 基本HTL与非门电路I/Q数据仿真波形CS5460结构框图一3数字队D的芯片照片,从图上可以看...

标签:;  ;  ;  ;  ;  ;  ;  

高速数字集成电路论文_贾谦,张瑞,张涛,尹萍
下载Doc文档

猜你喜欢