改进解耦双同步坐标系锁相环在谐波和电压不平衡下的性能

改进解耦双同步坐标系锁相环在谐波和电压不平衡下的性能

论文摘要

针对解耦双同步坐标系锁相环(decoupled double synchronous reference frame phase locked loop,DDSRF-PLL)锁定频率和相位的性能不佳,检测频率和相位误差存在较大畸变和振荡等问题,结合二阶广义积分器(second order generalized integrators,SOGI)的优势,提出了一种改进的DDSRF-PLL结构(improved DDSRF-PLL,IDDSRF-PLL)以弥补传统DDSRF-PLL性能方面的不足。IDDSRF-PLL利用了SOGI的滤波能力,能够有效地衰减电网电压中的谐波,快速而准确地锁定相位和频率,有效地实现并网需求。MATLAB/Simulink仿真结果表明,电网谐波干扰和电压不平衡谐波畸变时,IDDSRF-PLL可以有效地抑制谐波,实现响应超调小、稳态精度高的检测效果。

论文目录

  • 1 解耦双同步坐标系锁相环
  • 2 基于二阶广义积分器的滤波器
  • 3 基于DSOGI-QSG的DDSRF-PLL
  • 4 MATLAB/Simulink仿真及结果分析
  • 5 结论
  • 文章来源

    类型: 期刊论文

    作者: 王佳浩,潘欢,纳春宁

    关键词: 锁相环,解耦双同步坐标系,二阶广义积分器,谐波畸变,三相不平衡

    来源: 科学技术与工程 2019年13期

    年度: 2019

    分类: 工程科技Ⅱ辑,信息科技

    专业: 电力工业,电信技术

    单位: 宁夏大学物理与电子电气工程学院,宁夏电力能源安全重点实验室

    基金: 国家自然科学基金(61763040,61403219)资助

    分类号: TN911.8;TM464

    页码: 104-109

    总页数: 6

    文件大小: 444K

    下载量: 193

    相关论文文献

    标签:;  ;  ;  ;  ;  

    改进解耦双同步坐标系锁相环在谐波和电压不平衡下的性能
    下载Doc文档

    猜你喜欢